TECHNIQUE ET SCIENCE INFORMATIQUES RSTI SÉRIE TSI VOL.29 NO.2-2010 : ARCHITECTURE DES ORDINATEURS
Au sommaire: Architecture d'un processeur multiflot orienté temps-réel; Service de reconfiguration prédictif pour plateforme multicoeur hétérogène; Implantation d'un décodeur H. 264 sur plateforme multiprocesseur avec gestion énergétique; Processeur vidéo programmable pour la téléphonie mobile eISP, une architecture de calcul très basse consommation à faible empreinte silicium pour le traitement vidéo HD.
Description
Au sommaire: Architecture d'un processeur multiflot orienté temps-réel; Service de reconfiguration prédictif pour plateforme multicoeur hétérogène; Implantation d'un décodeur H.264 sur plateforme multiprocesseur avec gestion énergétique; Processeur vidéo programmable pour la téléphonie mobile eISP, une architecture de calcul très basse consommation à faible empreinte silicium pour le traitement vidéo HD.
Renseignements sur l'ouvrage
Ouvrages similaires